Ir para o conteúdo

Sobre

Este projeto tem como objetivo fornecer um ambiente de integração contínua (CI) para processadores RISC-V de código aberto utilizando Field-Programmable Gate Arrays (FPGAs) de vários fabricantes. O ambiente CI está integrado a um sistema que se conecta diretamente ao repositório do GitHub para buscar automaticamente cada novo commit em um processador, facilitando um fluxo de CI contínuo em diferentes plataformas FPGA. O projeto faz parte do Laboratório de Sistemas de Computação do Instituto de Computação da Universidade Estadual de Campinas.

Desenvolvedores

Licenças

Licença de Hardware: CERN-OHL-P-2.0

Licença de Software: MIT

Licença de Documentação: CC BY-SA 4.0